スタンダードセル

スタンダードセルは、最適設計された内部ロジックセルとROM・RAMなどのメモリ、CPU周辺やアナログ回路の1チップ化を可能にするセミカスタムICです。ゲートアレイに比べて設計の自由度が高く、高機能・高集積であり、お客さまの求める最適化されたシステムLSIを実現します。
これによって製品の小型化、低消費電力化に大きく貢献しております。


ラインアップ

スタンダードセル ラインアップ

S1K80000シリーズ

ステイタス MP
マニュアル

S1K80000/S1X80000シリーズデザインガイド PDF (1,946KB)

シリーズ名 S1K80000シリーズ
特長
  • 高集積(0.15um CMOS 4/5層配線プロセス採用、154Kゲート/mm2)
  • 高速動作(内部ゲート遅延:42.9ps/1.8V, 2入力NAND Typ.)
  • 電源電圧選択可能 単一電源動作(1.8V, LDO内蔵による3.3V)
    2電源動作 (I/O : 3.3V/内部 : 1.8V)
  • 低消費電力(内部セル : 0.039μW/MHz/gate, 2入力NAND標準/1.8V)
  • 駆動能力(IOL=2,4,8,12mA/3.3V)
マクロセル RAM、PLL、LVDS、RSDS、各種マクロセル搭載可能
パッケージ QFP48~256ピン, PBGA, PFBGA, QFN

カスタムIC・セミカスタムIC・フルカスタムICの
基礎がわかる資料

カスタムICとは?セミカスタムIC・フルカスタムICの違いとメリット、デメリット、開発の流れについて
カスタムICとは何かの基礎と弊社のセミカスタムIC(ASIC)の概要、ラインナップ、PLD置換え事例、汎用ロジックIC置換え事例をご紹介している資料です。

スタンダードセルのラインナップもわかる ASIC製品概要資料


ASIC製品概要資料

エプソンのASIC製品のゲートアレイ、エンベデッドアレイ、スタンダードセルのラインナップや特徴、PLDからの置き換え事例などを紹介した資料です。

エプソンのASICを開発する際の 設計作業の流れについて


エプソン ASICを開発する際の設計作業の流れについて
エプソンASICの対応領域、ASIC設計作業のフローとその詳細について詳しくご紹介しています。


ASIC化できるか?のご相談や、 価格・開発期間に関する
お問い合わせ

ASIC化できるか?のご相談や、
価格・開発期間に関するお問い合わせ

FPGA・CPLD・汎用ロジックICをASICに置換えることができるかどうかのお問い合わせ・ご相談をお受けしております。お気軽にご相談ください。